自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

转载 [信号]傅立叶变换、拉普拉斯变换、Z变换的联系?为什么要进行这些变换。

[信号]傅立叶变换、拉普拉斯变换、Z变换的联系?为什么要进行这些变换。 作者:徐北熊 链接:https://www.zhihu.com/question/22085329/answer/103926934 来源:知乎 著作权归作者所有。商业转载请联系作者获得授权,非商业转载请注明出处。   首先,...

2018-09-25 13:39:18 10635 0

转载 爬电距离的计算

爬电距离的计算 转自:http://bbs.ntpcb.com/apps.php?q=diary&a=detail&did=5001&uid=85537

2018-09-19 17:15:27 1902 0

原创 你只是做了当时适合你的决定

你只是做了当时适合你的决定

2018-09-19 16:06:43 215 1

转载 实例讲解进驻Google两位大神主推的异构计算与RISC-V

先转过来,后面慢慢研究 转自:《实例讲解进驻Google两位大神主推的异构计算与RISC-V》 摘要:John Hennessy和David Patterson两位计算机体系结构方面的泰山北斗双双进驻Google引起了业界的广泛关注。两位大神同时是新兴指令集RISC-V的发起者,也是异构计算领...

2018-09-18 17:40:02 5905 0

转载 大道至简——RISC-V架构之魂(下)

本文为《RISC-V CPU设计》专栏和《RISC-V嵌入式软件开发》专栏系列文章之一。 注:本文节选自“硅农亚历山大”所著国内第一本系统介绍CPU与RISC-V设计的中文书籍《手把手教你设计CPU:RISC-V处理器篇》(预计将于2018年3~4月上市)。 原文出处:《大道至简——RISC-...

2018-09-18 17:08:36 4420 0

转载 大道至简——RISC-V架构之魂(中)

本文为《RISC-V CPU设计》专栏和《RISC-V嵌入式软件开发》专栏系列文章之一。 注:本文节选自“硅农亚历山大”所著国内第一本系统介绍CPU与RISC-V设计的中文书籍《手把手教你设计CPU:RISC-V处理器篇》(预计将于2018年3~4月上市)。 转自:传送门 “大道至简——RIS...

2018-09-18 16:58:27 4760 0

转载 大道至简——RISC-V架构之魂(上)

本文为《RISC-V CPU设计》专栏和《RISC-V嵌入式软件开发》专栏系列文章之一。 注:本文节选自“硅农亚历山大”所著国内第一本系统介绍CPU与RISC-V设计的中文书籍 《手把手教你设计CPU:RISC-V处理器篇》(预计将于2018年3~4月上市)。 “大道至简——RISC-V...

2018-09-18 16:47:26 9861 0

原创 解析 : 上拉电阻、下拉电阻、拉电流、灌电流

一 上拉电阻的使用场合: 1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平 (一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。 2、OC门电路必须加上拉电阻,才能使用。 3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上...

2018-09-18 13:52:28 9688 0

转载 0欧电阻、电感、磁珠单点接地时的区别

文章转自:https://blog.csdn.net/xiaobai20131/article/details/51049647 一、0欧姆电阻 重点介绍:模拟地和数字地单点接地 只要是地,最终都要接到一起,然后入大地。如果不接在一起就是“浮地”,存在压差,容易积累电荷,造成静电。地是参考0电位,...

2018-09-18 09:44:33 8429 0

原创 隔离模块介绍-隔离信号模块-光耦

  最近项目中涉及到强电和弱电混合设计,所以相关的“隔离”就显得尤为重要,以下是一些自己收集到的资料,本人能力尚浅,说错的地方敬请见谅。   这里将隔离模块分为隔离电源模块和隔离信号模块部分,分别以隔离电源模块和光耦为目标进行介绍,大部分数据都来自相应的数据手册,侵删! 隔离模块介绍-隔离信...

2018-09-14 11:42:21 13835 0

原创 隔离模块介绍-隔离电源模块

  最近项目中涉及到强电和弱电混合设计,所以相关的“隔离”就显得尤为重要,以下是一些自己收集到的资料,本人能力尚浅,说错的地方敬请见谅。   这里将隔离模块分为隔离电源模块和隔离信号模块部分,分别以隔离电源模块和光耦为目标进行介绍,大部分数据都来自相应的数据手册,侵删! 隔离模块介绍-隔离...

2018-09-14 10:07:29 19383 3

原创 FPGA的调试-调试设计的指导原则

对于FPGA调试,主要以Intel FPGA为例,在win10 Quartus ii 17.0环境下进行仿真和调试,开发板类型EP4CE15F17。主要包括一下几个部分: - FPGA的调试-虚拟JTAG(Virtual JTAG) - FPGA的调试-在线存储器内容编辑工具(In-s...

2018-09-11 18:49:50 1997 0

原创 FPGA的调试-LogicLock

对于FPGA调试,主要以Intel FPGA为例,在win10 Quartus ii 17.0环境下进行仿真和调试,开发板类型EP4CE15F17。主要包括一下几个部分: - FPGA的调试-虚拟JTAG(Virtual JTAG) - FPGA的调试-在线存储器内容编辑工具(In-s...

2018-09-11 18:34:04 647 0

原创 FPGA的调试-内嵌逻辑分析仪(SignalTap)(二)实例

对于FPGA调试,主要以Intel FPGA为例,在win10 Quartus ii 17.0环境下进行仿真和调试,开发板类型EP4CE15F17。主要包括一下几个部分: - FPGA的调试-虚拟JTAG(Virtual JTAG) - FPGA的调试-在线存储器内容编辑工具(In-s...

2018-09-07 18:44:55 13232 5

原创 FPGA的调试-内嵌逻辑分析仪(SignalTap)(一)原理

对于FPGA调试,主要以Intel FPGA为例,在win10 Quartus ii 17.0环境下进行仿真和调试,开发板类型EP4CE15F17。主要包括一下几个部分: - FPGA的调试-虚拟JTAG(Virtual JTAG) - FPGA的调试-在线存储器内容编辑工具(In-s...

2018-09-05 16:44:36 13093 0

转载 FPGA的调试-在线存储器内容编辑工具(In-system Memory Content Editor)

对于FPGA调试,主要以Intel FPGA为例,在win10 Quartus ii 17.0环境下进行仿真和调试,开发板类型EP4CE15F17。主要包括一下几个部分: - FPGA的调试-虚拟JTAG(Virtual JTAG) - FPGA的调试-在线存储器内容编辑工具(In-s...

2018-09-05 12:36:11 10988 0

原创 FPGA的调试-虚拟JTAG

对于FPGA调试,主要以Intel FPGA为例,在win10 Quartus ii 17.0环境下进行仿真和调试,开发板类型EP4CE15F17。主要包括一下几个部分: - FPGA的调试-虚拟JTAG(Virtual JTAG) - FPGA的调试-在线存储器内容编辑工具(In-syste...

2018-09-05 11:12:57 7086 0

提示
确定要删除当前文章?
取消 删除